1.ª Edición - Código 24813160/24811240

Array ( [CODIGO] => 24813160/24811240 [EDICION] => 1 [SITUACION] => Aprobado [SITUACION_BIS] => Pendiente [MATRICULA] => 0 [MATRICULA_2] => 0 [MATRICULA_3] => 0 [HORAS] => 15.00 [FECHA_INICIO] => 07/01/2025 [FECHA_FIN] => 27/06/2025 [LUGAR] => ETSE [NOMBRE_EMPRESA_ORGANIZADOR] => Escola Tècnica Superior d'Enginyeria (ETSE-UV) [FECHA_FIN_PREINSCRIPCION] => 13/12/2024 [AREA] => 8 [NOMBRE_EMPRESA_PATROCINADO] => [NOMBRE_EMPRESA_COLABORADOR] => [OBSERVACIONES_PREINSCRIPCION] => [TIPO_DOCENCIA] => Presencial [TIPO_DOCENCIA_1] => 1 [TIPO_DOCENCIA_2] => Presencial [AULA_VIRTUAL_ADEIT] => 0 [TIPO_CURSO] => Postgrado [TIPO_CURSO_1] => Título Propio de Pos [DIRECCION_URL] => [AÑO_CURSO] => 36 [URL_VIDEO] => [URL_FACEBOOK] => [URL_TWITTER] => [META_TITLE] => [META_DESCRIPTION] => [META_KEYWORDS] => [DIRECCION_CURSO_CORTO] => microelectronica-digital [GESTOR_NOMBRE] => Mariam [GESTOR_APELLIDOS] => Conca [GESTOR_EMAIL] => marian.conca@fundacions.uv.es [ADMINISTRATIVO_NOMBRE] => David [ADMINISTRATIVO_APELLIDOS] => Siles [ADMINISTRATIVO_EMAIL] => david.siles@fundacions.uv.es [ES_INTERNO] => 1 [EMAIL_EXTERNO] => informacion@adeituv.es [PREINSCRIPCION_WEB] => 1 [URL_AULA_VIRTUAL] => [OFERTADO_OTRO] => 0 [ID_CURSO_OFERTADO] => 0 [DESCRIPCION_OFERTADO] => [TELEFONO_EXTERNO] => 96 160 3000 [MATRICULA_PDTE_APROBACION] => 1 [ID_IDIOMA] => 4 [PUBLICAR_WEB] => 1 [area_curs] => Área de Ciencias y Tecnología [NOMBRE_CURSO] => Experto Universitario en Diseño Microelectrónico Digital Avanzado [TITULACION] => Experto Universitario [HORARIO] => Tardes y Sábado [REQUISITOS_TITULACION] => Los perfiles de ingreso recomendado se corresponderán a los perfiles formativos de los siguientes planes de estudio a nivel de grado: Ingeniería Electrónica de Telecomunicación, Ingeniería en Tecnologías y Servicios de Telecomunicación, Ingeniería de Tecnologías de Telecomunicación, Ingeniería Electrónica Industrial, Ingeniería Electrónica y Automática Industrial, Ingenieri¿a Electro¿nica Industrial y Automática, Informática Industrial y Robótica, Ingenieri¿a Informática, o grados, nacionales o extranjeros, con una alta afinidad a los aquí enumerados. En menor medida, podrían considerarse graduados en: Ingeniería de la Energía, Ingeniería Aeroespacial, Ingeniería Telemática, Ingeniería Robótica, Ingeniería Física, o títulos afines. En casos excepcionales, podrían considerarse perfiles científicos tradicionales como Grado en Física, Grado en Matemáticas o Grado en Ciencia de Datos. Se permitirá el acceso al estudiantado que le falte menos de un 10% de los créditos para terminar los estudios de grado, de forma condicionada a que se aprueben durante el mismo curso académico. Respecto al perfil personal del estudiante que mejor se adapta, corresponde a personas que quieran profundizar con rigor en los conocimientos y las habilidades que se requieren para especializarse en las áreas descritas para la orientación profesional. Así deberían tener una afinidad con la microelectrónica como motor en amplios sectores socioeconómicos, y en especial, como contribución esencial en sectores estratégicos industriales. Perfiles profesionales del sector con voluntad de asentar, reorientar o complementar su formación también serán adecuados para este título. [REQUISITOS_OTROS] => [ARG_VENTA] => En los últimos tiempos, las empresas del sector de la microelectrónica y los semiconductores han visto como sus ofertas de trabajo quedaban frecuentemente vacantes por falta de personas con la formación demandada para puestos tan específicos. Por tanto, el objetivo fundamental de este título es ofrecer al ecosistema VaSiC perfiles profesionales con las competencias necesarias para ser directamente incorporados en sus plantillas. [ARG_VENTA2] => [AÑO_CURSO_DESC] => [MODALIDAD_EVALUACION] => El centro responsable del Título de Experto en Diseño Microelectrónico Digital Avanzado es la Escola Tècnica Superior d'Enginyeria (ETSE), y se impartirá de forma presencial, en castellano, en horario de viernes y sábado. La matrícula será gratuita. Este título propio se desarrolla en 15 ECTS, entre los que se incluyen 6 de proyecto industrial en microelectrónica con empresa, fundamentalmente de VaSiC. Los contenidos de este título serán impartidos en su práctica totalidad por profesorado especialista de las empresas de VaSiC. Todas las asignaturas, tanto las fundamentales como las optativas, incluirán contenidos teóricos y contenidos prácticos. El alumnado dispondrá de ordenadores adecuados con las herramientas utilizadas en el estándar industrial para el desarrollo y análisis de los sistemas que se propongan: Cadence, Synopsys, desarrollo ARM, Matlab... También dispondrán del instrumental necesario para el test y caracterización de los dispositivos que se estudien. Se prevén prácticas en sala blanca. [MODALIDAD_EVALUACION2] => [OBSERVACION_MATRICULA_1] => [OBSERVACION_MATRICULA_2] => [OBSERVACION_MATRICULA_3] => [SALIDA_PROFESIONAL] => Las salidas profesionales previstas están estrechamente vinculadas a los perfiles más demandados en este ámbito, entre los que se podrían destacar: Diseñadores de sistema (arquitectura del chip, partición Hw/Sw, algorítmica, DSP...); desarrolladores de flujo de diseño digital; diseñadores de procesadores y memorias embebidas; ingenieros de diseño físico (P&R); diseñadores de dispositivos (layout); ingenieros de estándares; ingenieros de firmware; ingenieros de software; ingenieros de test; ingenieros de calidad y fiabilidad; ingenieros de packaging (chiplet...); diseñadores de sensores y MEMS; tecnólogos; diseñadores de dispositivos optoelectrónicos; dieñadores de PCBs; ... [CRITERIO_ADMISION] => Como criterios generales, la dirección del Máster utilizará los siguientes aspectos para valorar las solicitudes de los alumnos: - Titulación (teniendo en cuenta la afinidad del mismo con los contenidos del Máster). - Expediente académico. - Currículum vitae (valorando los cursos recibidos, los méritos de investigación y la experiencia profesional, relacionados con los contenidos del Máster). En el caso de que la demanda de estudiantes sea superior a la oferta y sea necesaria una selección de los estudiantes, ésta será realizada por la CCA del Máster de acuerdo a criterios científicos y académicos basados en la siguiente tabla de ponderación: Formación de partida y título con el que se accede al Máster (los Graduado en Ingenieri¿a Electro¿nica de Telecomunicacio¿n y los Graduado en Ingenieri¿a Electro¿nica Industrial obtienen la máxima puntuación) 40 % Calificación media del expediente de la titulación de acceso. 20 % Currículum vitae presentado (con justificación documental de méritos alegados). Si se considera conveniente se podrá realizar una entrevista personal sobre los méritos alegados y la prioridad del MOIE frente a otros masters 40 % [CRITERIO_ADMISION2] => [CRITERIO_ADMISION3] => [FORMACION_APRENDIZAJE] => Se identifican los siguientes: ¿ Diseñar circuitos integrados digitales, analógicos y mixtos. ¿ Diseñar, programar y validar circuitos y sistemas integrados de aplicación específica. ¿ Verificar y testear circuitos integrados utilizando diferentes tecnologías y herramientas. ¿ Analizar aspectos metodológicos y aspectos de ensamblaje y encapsulado de sistemas electrónicos y fotónicos. ¿ Considerar competencias de proceso adecuadas en entornos de fabricación, testeo, ensamblaje y encapsulado donde se materialicen los diseños en las diferentes tecnologías contempladas. ¿ Monitorizar y realizar controles de calidad de los diferentes procesos de una secuencia de fabricación de semiconductores a través de distintos tipos de metrología (medidas eléctricas, ópticas, optoelectrónicas, etc.). ¿ Gestionar y participar en procesos de calidad, fiabilidad y certificación. [FORMACION_APRENDIZAJE2] => [FORMACION_APRENDIZAJE3] => [ANO_CURSO_DESC] => Curso 2024/2025 [programa] => Array ( [0] => Array ( [CODIGO_CURSO] => 24813160/24811240 [AÑO_CURSO] => 36 [CODIGO] => 2 [NOMBRE_MATERIA] => Diseño microelectrónico digital avanzado (D1) [NOMBRE_MATERIA_VAL] => Disseny microelectrónic digital avançat (D1) [DESCRIPCION] => programa || programa2 || programa3 [DESCRIPCION1] => TEORIA (15h) Diseño Digital con System Verilog (8h) Codificación de diseños para síntesis. (2h) Codificación de Máquinas de Estado Finitas. (1h) Generación, procesado y distribución de relojes y resets (1.5h) Sincronización de datos entre dominios de reloj y dominios de reset (1.5h) Diseño de Bajo Consumo con UPF. Clock Gating, Power Gating, DVFS. (2h) Implementación Digital VLSI (7h) Introducción al Flujo de Implementación Digital (0.5h) Biblioteca de Celdas Digitales en Procesos de Fabricación Avanzados (0.5) Definición de Restricciones Temporales (1h) Síntesis (1h) Diseño para Test (1h) Emplazamiento y Rutado (1h) Análisis Temporal Estático (1h) Análisis de Consumo (1h) LABORATORIO (15h) Proyecto practico 1: Diseño RTL (Verilog) (7h) Codificación de diseños para síntesis Codificación de Máquinas de Estado Finitas Generación, procesado y distribución de relojes y resets Sincronización de datos entre dominios de reloj y dominios de reset Proyecto practico 2: implementación (6h) Síntesis Diseño para Test Emplazamiento y Rutado Proyecto practico 3: análisis (2h) Análisis Temporal Estático Análisis de Consumo [DESCRIPCION2] => [DESCRIPCION3] => [DESCRIPCION1_VAL] => TEORIA (15h) Disseny Digital amb System Verilog (8h) Codificació de dissenys per a síntesis. (2h) Codificació de Màquines d'Estat Finites. (1h) Generació, processament i distribució de rellotges i resets (1.5h) Sincronització de dades entre dominis de rellotge i dominis de reset (1.5h) Disseny de Baix Consum amb #UPF. Clock Gating, Power Gating, DVFS. (2h) Implementació Digital VLSI (7h) Introducció al Flux d'Implementació Digital (0.5h) Biblioteca de Cel·les Digitals en Processos de Fabricació Avançats (0.5) Definició de Restriccions Temporals (1h) Síntesis (1h) Disseny per a Test (1h) Emplaçament i Rutado (1h) Anàlisi Temporal Estàtica (1h) Anàlisi de Consum (1h) LABORATORI (15h) Projecte practique 1: Disseny RTL (Verilog) (7h) Codificació de dissenys per a síntesis Codificació de Màquines d'Estat Finites Generació, processament i distribució de rellotges i resets Sincronització de dades entre dominis de rellotge i dominis de reset Projecte practique 2: implementació (6h) Síntesi Disseny per a Test Emplaçament i Rutado Projecte practique 3: anàlisi (2h) Anàlisi Temporal Estàtica Anàlisi de Consum [DESCRIPCION2_VAL] => [DESCRIPCION3_VAL] => [ORDEN] => 12 ) [1] => Array ( [CODIGO_CURSO] => 24813160/24811240 [AÑO_CURSO] => 36 [CODIGO] => 3 [NOMBRE_MATERIA] => Procesado digital de señal en diseños VLSI (D2) [NOMBRE_MATERIA_VAL] => Processament digital de senyal en dissenys VLSI (D2) [DESCRIPCION] => programa || programa2 || programa3 [DESCRIPCION1] => TEORIA (18h) Tema 1: Introducción a funciones principales de un sistema de comunicaciones Tema 2: Adquisición de datos Tema 3: Cuantificación Tema 4: Filtros, interpoladores/diezmadores Tema 5: Modulación/Demodulación Tema 6: Optimización de Velocidad, Área y Consumo LABORATORIO (12h) Laboratorio 1: Arquitectura de un filtro FIR Laboratorio 2: Implementación de un filtro FIR Laboratorio 3: Simulación de un filtro FIR [DESCRIPCION2] => [DESCRIPCION3] => [DESCRIPCION1_VAL] => TEORIA (18h) Tema 1: Introducció a funcions principals d'un sistema de comunicacions Tema 2: Adquisició de dades Tema 3: Quantificació Tema 4: Filtres, interpoladors/diezmadores Tema 5: Modulació/Demodulación Tema 6: Optimització de Velocitat, Àrea i Consum LABORATORI (12h) Laboratori 1: Arquitectura d'un filtre FIR Laboratori 2: Implementació d'un filtre FIR Laboratori 3: Simulació d'un filtre FIR [DESCRIPCION2_VAL] => [DESCRIPCION3_VAL] => [ORDEN] => 13 ) [2] => Array ( [CODIGO_CURSO] => 24813160/24811240 [AÑO_CURSO] => 36 [CODIGO] => 4 [NOMBRE_MATERIA] => Sistemas digitales integrados. MCU embebidos (D3) [NOMBRE_MATERIA_VAL] => Sistemas digitales integrados. MCU embebidos (D3) [DESCRIPCION] => programa || programa2 || programa3 [DESCRIPCION1] => TEORÍA (18h) ¿ Tema 1: Introducción (2h) - Difrencias entre uC/Cpu/Core - Principales fabricantes de CPU del mercado - Profundizar en la introducción del ARM M4-Cortex como Core de Referencia para el curso ¿ Tema 2: Cortex-M4 core (4h) - Características del core - Modelo de memoria - Registros de proposito general - Stacks - Niveles de acceso y modos de programación - Excepciones - Vector table - Fault handling - Instrumentation Trace Macrocell (ITM) - AHB Access Port (AHB-AP) - Bus Matrix ¿ Tema 3: Perifericos del ARM M4-Cortex (4h) - Nested Vectored Interrupt Controller (NVIC) - System Controll Block - System timer - Memory Protection Unit (MPU) - Floating-point unit ¿ Tema 4: Herramientas para programar un ARM M4-Cortex (3h) - Proceso de compilacion - Toolchain - Makefile - Startup file - Linker script ¿ Tema 5: Integración de una CPU en diferentes microcontroladores (2h) - ARM M4 por stm32f4 y texas - ARM M0 por rasberry pico y stm32m0 - Otros ejemplos... ¿ Tema 6: Interaccion del ARM M4-Cortex con los masters y esclavos del Stm32F4 (3h) - Arquitectura del sistem de un Stm32F4 - Organizacion de la memoria - Mapa de memoria LABORATORIO (12h) ¿ LAB1: Interacción con los registros de proposito general y de las configuraciones basicas ¿ LAB2: Cambios de contexto para Irq y Excepciones Vs Interacción funciones caller/callee ¿ LAB3: Creación de un Scheduler ¿ LAB4: Creación Startup file + linker script ¿ LAB5: Migrar todo lo realizado hasta ahora a la toolchain creando un makefile ¿ LAB6: Analisis de consumo de memoria [DESCRIPCION2] => [DESCRIPCION3] => [DESCRIPCION1_VAL] => TEORIA (18h) Tema 1: Introducció (2h) - Difrencias entre uC/Cpu/Core - Principals fabricants de #CPU del mercat - Aprofundir en la introducció del ARM M4-Cortex com Core de Referència per al curs Tema 2: Cortex-M4 core (4h) - Característiques del core - Model de memòria - Registres de proposito general - Stacks - Nivells d'accés i maneres de programació - Excepcions - Vector table - Fault handling - Instrumentation Trace Macrocell (ITM) - AHB Access Port (AHB-#AP) - Bus Matrix Tema 3: Perifericos del ARM M4-Cortex (4h) - Nested Vectored Interrupt Controller (NVIC) - System Controll Block - System timer - Memory Protection Unit (MPU) - Floating-point unit Tema 4: Eines per a programar un ARM M4-Cortex (3h) - Procés de compilacion - Toolchain - Makefile - Startup file - Linker script Tema 5: Integració d'una #CPU en diferents microcontroladors (2h) - ARM M4 per stm32f4 i texas - ARM M0 per rasberry pic i stm32m0 - Altres exemples... Tema 6: Interaccion del ARM M4-Cortex amb els màsters i esclaus del Stm32F4 (3h) - Arquitectura del sistem d'un Stm32F4 - Organizacion de la memòria - Mapa de memòria LABORATORI (12h) LAB1: Interacció amb els registres de proposito general i de les configuracions basicas LAB2: Canvis de context per a Irq i Excepcions Vs Interacció funciones caller/callee LAB3: Creació d'un Scheduler LAB4: Creació Startup file + linker script LAB5: Migrar tot el realitzat fins ara a la toolchain creant un makefile LAB6: Analisis de consum de memòria [DESCRIPCION2_VAL] => [DESCRIPCION3_VAL] => [ORDEN] => 14 ) [3] => Array ( [CODIGO_CURSO] => 24813160/24811240 [AÑO_CURSO] => 36 [CODIGO] => 1 [NOMBRE_MATERIA] => Proyecto industrial en microelectrónica [NOMBRE_MATERIA_VAL] => Projecte industrial en microelectrònica [DESCRIPCION] => programa || programa2 || programa3 [DESCRIPCION1] => Los contenidos del "Proyecto Industrial en Microelectrónica" serán diferentes dependiendo de los objetivos concretos del proyecto a realizar. Pueden ser objeto de tema de aquellos que sean propios de los estudios del título. En particular, se podrán proyectar toda clase de sistemas y dispositivos microelectrónicos por cuantos procedimientos permita realizar la ingeniería actual. También podrá ser objeto del Proyecto Industrial en Microelectrónica los trabajos de investigación y desarrollo, y el modelado teórico o numérico de los dispositivos, circuitos o sistemas microelectrónicos. Se podrán considerar asimismo los estudios relacionados con los contenidos del título relativos a equipos, fábricas, instalaciones, servicios o su planificación, gestión o explotación. [DESCRIPCION2] => [DESCRIPCION3] => [DESCRIPCION1_VAL] => Els continguts del "Projecte Industrial en Microelectrònica" seran diferents depenent dels objectius concrets del projecte a realitzar. Poden ser objecte de tema d'aquells que siguen propis dels estudis del títol. En particular, es podran projectar tota classe de sistemes i dispositius microelectrónicos per quants procediments permeta realitzar l'enginyeria actual. També podrà ser objecte del Projecte Industrial en Microelectrònica els treballs de recerca i desenvolupament, i el modelatge teòric o numèric dels dispositius, circuits o sistemes microelectrónicos. Es podran considerar així mateix els estudis relacionats amb els continguts del títol relatius a equips, fàbriques, instal·lacions, serveis o la seua planificació, gestió o explotació. [DESCRIPCION2_VAL] => [DESCRIPCION3_VAL] => [ORDEN] => 18 ) ) [professors] => Array ( [0] => Array ( [DNI] => emp311201 [NOMBRE_PERSONA] => María Teresa [APELLIDOS] => Bacete Castelló [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Site Director. Maxlinear [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [1] => Array ( [DNI] => uni8950 [NOMBRE_PERSONA] => Javier [APELLIDOS] => Calpe Maravilla [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Enginyeria Electrònica. Universitat de València [CARGO_FACULTAD] => Profesor/a Titular de Universidad [NPI] => H1225 [EMAIL_FACULTAD] => calpe@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [2] => Array ( [DNI] => emp65383 [NOMBRE_PERSONA] => Miguel [APELLIDOS] => Chanca Martín [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => IC Lead. Robert Bosch [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [3] => Array ( [DNI] => emp449350 [NOMBRE_PERSONA] => Pablo [APELLIDOS] => Cruz Dato [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Digital Architect. Bosch. [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [4] => Array ( [DNI] => emp449331 [NOMBRE_PERSONA] => Marcos [APELLIDOS] => Hervás García [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Ingeniero de Diseño Digital. MaxLinear Hispania, S.L. [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [5] => Array ( [DNI] => emp448952 [NOMBRE_PERSONA] => Francisco Javier [APELLIDOS] => Jiménez Marquina [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Director de Ingeniería.MaxLinear [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [6] => Array ( [DNI] => emp449332 [NOMBRE_PERSONA] => Enrique [APELLIDOS] => Llorens Bufort [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Ingeniero de Diseño Digital. MaxLinear Hispania, S.L. [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [7] => Array ( [DNI] => emp449351 [NOMBRE_PERSONA] => José Francisco [APELLIDOS] => Martí Martín [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Software/Firmware Design Engineer. Ams-OSRAM [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [8] => Array ( [DNI] => uni55806 [NOMBRE_PERSONA] => Fernando [APELLIDOS] => Pardo Carpio [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Informàtica. Universitat de València [CARGO_FACULTAD] => Catedrático/a de Universidad [NPI] => H1259 [EMAIL_FACULTAD] => pardo@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [9] => Array ( [DNI] => uni15322 [NOMBRE_PERSONA] => Abilio Candido [APELLIDOS] => Reig Escriva [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Enginyeria Electrònica. Universitat de València [CARGO_FACULTAD] => Profesor/a Titular de Universidad [NPI] => H9057 [EMAIL_FACULTAD] => candid@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [10] => Array ( [DNI] => emp449314 [NOMBRE_PERSONA] => Rubén [APELLIDOS] => Salvador Edo [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Diseñador Digital de Circuitos.Analog Devices, S.L.U [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [11] => Array ( [DNI] => emp448953 [NOMBRE_PERSONA] => Rafael [APELLIDOS] => Serrano-Gotarredona [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Director General. ams-OSRAM [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [12] => Array ( [DNI] => uni56161 [NOMBRE_PERSONA] => Jesús [APELLIDOS] => Soret Medel [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Enginyeria Electrònica. Universitat de València [CARGO_FACULTAD] => Profesor/a Titular de Universidad [NPI] => H8351 [EMAIL_FACULTAD] => Jesus.Soret@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) [13] => Array ( [DNI] => emp449330 [NOMBRE_PERSONA] => Lucas [APELLIDOS] => Valentin García [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Algorithms and Machine Learning Engineer. Analog Devices, S.L.U [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) ) [direccio] => Array ( [0] => Array ( [0] => Array ( [DNI] => uni15322 [NOMBRE_PERSONA] => Abilio Candido [APELLIDOS] => Reig Escriva [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Enginyeria Electrònica. Universitat de València [CARGO_FACULTAD] => Profesor/a Titular de Universidad [NPI] => H9057 [EMAIL_FACULTAD] => candid@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) ) [1] => Array ( [0] => Array ( [DNI] => uni55806 [NOMBRE_PERSONA] => Fernando [APELLIDOS] => Pardo Carpio [PDI] => 1 [DEPARTAMENTO_FACULTAD] => Departament d'Informàtica. Universitat de València [CARGO_FACULTAD] => Catedrático/a de Universidad [NPI] => H1259 [EMAIL_FACULTAD] => pardo@uv.es [CARGO_EMPRESA] => [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) ) [2] => Array ( [0] => Array ( [DNI] => emp448953 [NOMBRE_PERSONA] => Rafael [APELLIDOS] => Serrano-Gotarredona [PDI] => 4 [DEPARTAMENTO_FACULTAD] => [CARGO_FACULTAD] => [NPI] => [EMAIL_FACULTAD] => [CARGO_EMPRESA] => Director General. ams-OSRAM [DIRECCION_URL_POSTGRADO] => [URL_LINKEDIN_POSTGRADO] => ) ) ) )

Datos generales

Curso académico: Curso 2024/2025

Tipo de curso: Experto Universitario

Número de créditos: 15.00 Créditos ECTS

Preinscripción al curso: Hasta el 13/12/2024

Fecha inicio: Enero 2025

Fecha fin: Junio 2025

Matrícula: 0 € (importe precio público pendiente de aprobación por el Consejo Social Universitat de València.)

Modalidad: Presencial

Lugar de impartición: ETSE

Horario: Tardes y Sábado

Más información

Objetivos del curso

En los últimos tiempos, las empresas del sector de la microelectrónica y los semiconductores han visto como sus ofertas de trabajo quedaban frecuentemente vacantes por falta de personas con la formación demandada para puestos tan específicos. Por tanto, el objetivo fundamental de este título es ofrecer al ecosistema VaSiC perfiles profesionales con las competencias necesarias para ser directamente incorporados en sus plantillas.

Objetivos profesionales

Las salidas profesionales previstas están estrechamente vinculadas a los perfiles más demandados en este ámbito, entre los que se podrían destacar:

Leer más

¡Preinscríbete ya!

Solicita información

Responsable: Universitat de València. Edifici del Rectorat. Av. Blasco Ibáñez, 13. 46010-València.
Delegado de Protección de Datos: D. Javier Plaza Penadés lopd@uv.es
Finalidad: Enviar información relevante de cursos de postgrado.
Se obtienen perfiles al objeto de personalizar el trato conforme a sus características o necesidades y poder así dirigirle las novedades más convenientes.
Legitimación: Para el envío de información acerca de los Títulos Propios de la Universidad de València la base de legitimación es el consentimiento del interesado.
Destinatarios: Fundació Universitat-Empresa de Valéncia y Universitat de València.
Plazo: Los datos del Usuario serán conservados hasta que solicite su baja, se oponga o revoque su consentimiento.
Derechos: Acceder, rectificar y suprimir los datos así como otros derechos como se explica en la información adicional.
Amplíe información: www.adeituv.es/politica-de-privacidad.

FAQS
 
Imprimir información